用74ls138设计三人表决电路
来源:学生作业帮助网 编辑:作业帮 时间:2024/07/13 17:35:43
用8个138,分别构成8个3-8译码器,故共有64个输出端;用1个138,构成1个3-8译码器,控制上述8个译码器的使能端.所以,用9个,即可.再问:这貌似跟两块138构成4-8线原理不同的。再答:电
首先得弄清楚全加器的原理,你这里说的应该是设计1位的全加器.全加器有3个输入端:a,b,ci;有2个输出端:s,co.与3-8译码器比较,3-8译码器有3个数据输入端:A,B,C;3个使能端;8个输出
这么简单的设计:步骤:1.写出真值表:(输入A、B、C输出:F)2.根据真值表画卡诺图得出最简表达式:F=AB+BC+AC3.把最简表达式化简成与非-与非式:F=[(AB的非)与(BC的非)与(AC的
流水灯的建议我是用555加上cd4017,这样做简单.用上述的方法,我还真的是做不来
http://zhidao.baidu.com/question/222126255.html?fr=qrl&cid=74&index=1&fr2=query这个人家写好的,参考下
54系列的TTL电路和74系列的TTL电路具有完全相同的电路结构和电气参数,二者的差别仅为工作温度范围和电源电压范围.54系列的工作温度范围为-55到+125摄氏度,电源电压范围为5V+-10%.74
设三个人 为ABC ,董事长为 D , 输出为P.给个图你看吧, 我也是学习,
是三人同时表决还是有其他条件表决?
CD4051是8选1模拟开关,CMOS器件.74ls138是3线-8线译码器,TTL器件.
你可以设计一个倒计时的电路呀,比如说,一上电就显示100,然后,开始倒计时,到0就停下来.这就会让你用到好多以前学过的东西了.
核心是一片74LS138:其8个输出端,分别连接一个LED,串联1K的电阻,连接到+5V;其3个输入端,分别连接一个开关,用来输入0、1电平;其3个使能端,分别连接到1、0、0电平.连接好了之后,上电
使用传级设计哈
有个现成的,30秒延时的自己做吧,不难.再问:芯片看不清,求解。还有30秒延时是连在左边的电路上吗?是用下面的这个吗?再答:用这个555延时器代替中上部的开关SW
不为什么.就是可以做成全加器用74LS138设可以构成一位全加器,STb(低电平)和STc(低电平有效)两个接地STa高电平A0A1A2为输入输出公式没法写上来
74ls138功能介绍74ls138引脚图74HC138管脚图:74LS138为3线-8线译码器,共有54/74S138和54/74LS138两种线路结构型式,其工作原理如下:当一个选通端(G1)为高
是指集成电路制作所采用的技术和工艺,LS是指采用的是:低功耗肖特基电路
71LS138有三个附加的控制端、和.当、时,输出为高电平(S=1),译码器处于工作状态.否则,译码器被禁止,所有的输出端被封锁在高电平,如表3.3.5所示.这三个控制端也叫做“片选”输入端,利用片选
几个输入的啊?你没说清楚.判奇电路输出0和1,但是你需要判断几个输入呢?而且,74LS138和74LS20的使用个数有没有限制?再问:3个输入的A0A1A274LS138和74LS20各使用一个的再答
首先得弄清楚全加器的原理,你这里说的应该是设计1位的全加器.全加器有3个输入端:a,b,ci;有2个输出端:s,co.与3-8译码器比较,3-8译码器有3个数据输入端:A,B,C;3个使能端;8个输出